%0 Journal Article %T 一个用0.13um CMOS工艺实现的4224兆赫兹低抖动的锁相环 %A 陈虎 %A 陆波 %A 邵轲 %A 夏玲琍 %A 黄煜梅 %A 洪志良 %J 半导体学报 %D 2010 %I %X 本文利用0.13um CMOS工艺实现了一个工作频率为4224兆赫兹的锁相环。 通过采用动态鉴频鉴相器缩短延时复位脉冲来最小化电荷泵引入的噪声。文中分析了电荷泵的动态失配问题。通过平衡开关信号的负载,电荷泵实现了好的动态匹配特性。本文还设计了输入端负载平衡的高速的分频器来提高锁相环的带内噪声性能。该4224MHz锁相环在10 kHz以及 1 MHz频偏处的相位噪声分别为 -94 dBc/Hz 和 -114.4 dBc/Hz。时钟抖动的均方根值为0.57ps(从100Hz到100MHz范围积分)并且使用二阶低通滤波器的参考频率杂散为 -63 dB。 %K 锁相环,带内噪声,动态失配,方均根抖动 %U http://www.alljournals.cn/get_abstract_url.aspx?pcid=5B3AB970F71A803DEACDC0559115BFCF0A068CD97DD29835&cid=1319827C0C74AAE8D654BEA21B7F54D3&jid=025C8057C4D37C4BA0041DC7DE7C758F&aid=8D409435E45F9D771F3C21A2C8FFE907&yid=140ECF96957D60B2&vid=4AD960B5AD2D111A&iid=CA4FD0336C81A37A&sid=013F2EAFBE26F350&eid=94C357A881DFC066&journal_id=1674-4926&journal_name=半导体学报&referenced_num=0&reference_num=0