%0 Journal Article %T 基于低硬件复杂度、高速CORDIC的SVD模块设计与实现 %A 张晓帆 %A 李广军 %J 电子学报 %P 738-742 %D 2015 %R 10.3969/j.issn.0372-2112.2015.04.016 %X 为降低实现高阶矩阵SVD时的硬件复杂度和计算延时,本文改进了CORDIC迭代结构,设计了一种用于SVD的低硬件复杂度、高速CORDIC计算单元.本文以2×2矩阵为例,基于XilinxVirtex6硬件平台设计并实现了使用优化后CORDIC计算单元的SVD模块,在19bit位宽下吞吐率达25.9Gbps.对比XilinxIPcore中同类模块,本文设计节省27.6%寄存器,27.7%查找表,实时性提高14%.对高阶矩阵,本文给出资源消耗趋势曲线,可证明优化后CORDIC计算单元能降低16阶矩阵SVD模块约40%的硬件复杂度. %K 奇异值分解(SVD) %K 坐标旋转数字计算机(CORDIC) %K 向量旋转 %U http://www.ejournal.org.cn/CN/abstract/abstract8929.shtml